| SPEC | X1 | X2 | X4 | X8 | X16 |
| PCle 1.x (2.5 GT/s) | 250MB/s | 500MB/s | 1GB/s | 2GB/s | 4GB/S |
| PCle 2.x (5.0 GT/s) | 500MB/S | 1 GB/s | 2 GB/s | 4 GB/s | 8GB/S |
| PCle 3.x(8.0 GT/s) | 984.6 MB/s | 1.97 GB/s | 3.94GB/s | 7.88GB/s | 15.75GB/s |
| PCle 4.x (16 GT/s) | 1.97 GB/s | 3.94GB/s | 7.88GB/s | 15.75 GB/s | 31.51GB/s |
| PCle 5.x (32 GT/s) | 3.94GB/s | 7.88 GB/s | 15.75GB/s | 31.51GB/s | 63.02 GB/s |
| PCle 6.x (64 GT/s) | 7.88 GB/s | 15.75GB/s | 31.51GB/s | 63.02 GB/s | 126.03 GB/s |
PCIE历代参数及吞吐量计算
| PCIE版 本 | 有效数据 | 编码 | 传输速率 | (单向)吞吐量 | |||
| x1 | x4 | x8 | x16 | ||||
| 1.0 | 8b/10b | NRZ | 2.5GT/s | 250MB/s | 1GB/s | 2GB/s | 4GB/s |
| 2.0 | 8b/10b | NRZ | 5GT/s | 500MB/s | 2GB/s | 4GB/s | 8GB/s |
| 3.0 | 128b/130b | NRZ | 8GT/s | 984.6MB/s | 3.938GB/s | 7.877GB/s | 15.754GB/s |
| 4.0 | 128b/130b | NRZ | 16GT/s | 1.969GB/s | 7.877GB/s | 15.754GB/s | 31.508GB/s |
| 5.0 | 128b/130b | NRZ | 32 or 25GT/s | 3.9 or 3.08GB/s | 15.8 or 12.3GB/s | 31.5 or 24.6GB/s | 63.0or 49.2GB/s |
| 6.0 | 1b/1b | PAM4 | 64GT/s | 8GB/s | 32GB/s | 64GB/s | 128GB/s |
一、PCI-E6.0标准规范
2022年1月11日,PCI-SIG组织正式发布了PCI Express 6.0(1.0) 规范。符合大家期待,带宽速度继续增倍,PCIE6.0其每通道数据传输速率已较 PCIe 5.0(32 GT/s)再次翻番提升至 64 GT/s,单向传输可达到 8GB/秒,PCIE x16下可达128GB/s,由于PCIe支持数据全双工双向流动,因此双向总吞吐量就是256GB/s。
PCIE吞吐量计算
吞吐量计算举例1:
PCI-e3.0 协议支持 8.0 GT/s, 即每一条Lane 上支持每秒钟内传输 8G个Bit。PCIe 3.0 的物理层协议中使用的是 128b/130b 的编码方案。 即每传输128个Bit,需要发送130个Bit。
PCIe 3.0协议的每一条Lane支持的吞吐量:
8 * 128 / 130 = 7.877 Gbps = 984.6 MB/s
吞吐量计算举例2:
PCIE 6.0x16的单向吞吐量: 16 *64/8=128GB/s(这里除以8是为了转换为大B)
PCIE 6.0x16的双向吞吐量:128*2=256GB/s
三、PCIE 6.0更新总结
PCIe 6.0 的规格总结:
速率翻倍:每通道 64 GT/s 原始数据速率,x16 配置下可达成 256 GB/s 带宽。
编码更新:把不归零 (NRZ) 技术替换为PAM4脉冲调幅信令,效率提升1倍。
纠错机制:辅以轻量级前向纠错(FEC)和循环冗余校验(CRC)方案,有助缓和 PAM4 信令相关的误码率增长。
向下兼容:保留与前几代 PCIe 技术的向后兼容性。
评论区